Nie będzie widoczna - tak naprawdę to nie jest tak, że selftest siedzi w obszarze $d000-$d7ff - self test siedzi fizycznie w pamięci OS ROM 16kB, a to atarowskie MMU, które posiada wejścia z linii PB0,PB1 i PB7 oraz linii adresowych A11-A15 ma poczynione założenia warunkowe, że jeżeli PB7 nakazuje mu odpalenie self testu a na liniach adresowych jest wystawiony adres z przedziału $5000-$57ff to daje OS ROM-owi dostęp do magistrali danych, natomiast, gdy PB0 ma ustawienie wymuszające aktywność OS ROM-u a na magistrali adresowej pojawia się adres z przedziału $c000-$ffff to także udostępnia OS - ROM magistrali danych - jest tylko wyjątek, gdyby pojawił się adres z zakresu $d000-$d7ff - wtedy nie udostępnia OS ROM-u magistrali a uaktywnia układ 74138, który w zależności od linii adresowych A8-A10 "wybiera" układy np. GTIA, POKEY i PIA.
Więc stwierdzenie, że fizycznie self test siedzi między $d000-$d7ff nie jest poprawne, bowiem selftest fizycznie siedzi w OS ROM-ie od $1000 do $17ff - a logicznie jak już jest widoczny przez 6502 w przedziale $5000-$57ff.
Ktoś może napisać, że czepiam się szczegółów, ale właśnie zrozumienie tego mechanizmu uzmysławia dlaczego 2kB pamięci RAM nie są bezpośrednio dostępne w przestrzenie adresowej 6502.