Propozycja zmian:
[SST39SF040]
PIN_22 - CE# - do GAL_PIN_16
PIN_24 - OE# - GND
PIN_31 - WE# - VCC
[74AS574N]
PIN_1 - OC - do GAL_PIN_18
PIN_11 - CLK - do GAL_PIN_17
[GAL16]
PIN_1 - do GAL_PIN_19
---
PIN_2 - RW
PIN_3 - nCCTL
PIN_4 - D7
PIN_5 - A7
PIN_6 - A6
PIN_7 - A5
PIN_8 - A4
---
PIN_9 - PHI2
PIN_10 - GND
PIN_11 - do GND (na wszelki wypadek nOE GALa na L)
PIN_12 - do nS5
PIN_13 - do nS4
PIN_14 - do RD5
PIN_15 - do RD4
PIN_16 - do SST39SF040_PIN_22
PIN_17 - do 74AS574N_PIN_11
PIN_18 - do 74AS574N_PIN_1
PIN_19 - do GAL_PIN_1
PIN_20 - VCC
Co zmieniamy:
- pamięć OE i WE na stałe; to już sprawdziłem, że tak też działa
- przerzutnikom puszczamy OC przez GALa; wtedy ogarniemy przy okazji maxflasha
- zegarek wchodzi na GAL, jest tam negowany, wychodzi i wchodzi znowu do GALa na CLK
- GAL niezależnie ogarnia S4 i S5
- PINy GALa 2-8 można ustawić w dowolnej kolejności, żeby ścieżki na PCB były łatwiejsze do prowadzenia
EDIT:
Zupełnie nie zauważyłem, że MaxFlash leci na adresach a nie danych :/ Skorygowałem post, żeby nie powielać błędu.
Post's attachmentsSXEGSv2.zip 1.45 kb, liczba pobrań: 16 (od 2022-06-27)
Tylko zalogowani mogą pobierać załączniki.