x_angel napisał/a:Tam są źle podpisane numery nóżek, ale mniejsza o to.[...]
Numery nóżek są w porządku, tylko, że dla obudowy PLCC20. W tym schemacie jest inny błąd - wejście zegarowe ostatniego przerzutnika powinno być połączone nie z wyjściem drugiego, tylko z wyjściem bramki NAND. W tym układzie istotne jest użycie jako oscylatora specjalnej, niebuforowanej bramki HCU, bo ma mniejszy czas propagacji od zwykłych bramek. Jeśli takiej pod ręką nie ma, to trzeba do odwrócenia fazy sygnału taktującego przerzutniki użyć dodatkowego, szybkiego inwertera z serii F, AC lub LVC.
Jest też inny układ dzielący przez 3 z wypełnieniem 50%, z bramką EXOR.
Edit: 2 nieco szybsze wersje, ze zliczaniem synchronicznym.
Post's attachments2_Divide_by_3.pdf 35.67 kb, liczba pobrań: 24 (od 2017-11-27)
Divide_by_3.pdf 11.66 kb, liczba pobrań: 30 (od 2017-11-25)
Tylko zalogowani mogą pobierać załączniki.
Ceterum censeo Germaniam esse delendam.