Temat: Buforowanie ?2
Ogólnie znany jest problem opóźnienia sygnału Ø2 wprowadzanego przez zastosowany w A8 bufor 74LS08. Chociaż typowe opóźnienie, jakiego można się spodziewać po bramce LSTTL wynosi w zasadzie ok. 10ns, to okazuje się, że w praktyce, w komputerze bez żadnych rozszerzeń potrafi przekraczać 20ns, a z rozszerzeniami jeszcze więcej. Powoduje to często kłopoty ze stabilnością przy podłączaniu urządzeń wymagających zapisu, np. pamięci SRAM czy FLASH. Wbrew spotykanym czasem diagnozom, mechanizm niestabilności wynika nie tyle z przesunięcia opadającego zbocza Ø2 poza czas utrzymywania stabilnego stanu magistrali danych, co z wcześniejszej zmiany stanu magistrali adresowej. Skłania to do niezbyt poprawnej praktyki pobierania sygnału do rozszerzeń sprzed bufora albo innych wygibasów. Lepszym rozwiązaniem wydaje się radykalne pozbycie się problemu za pomocą bufora PLL o opóźnieniu bliskim zeru, odpornym w dodatku na zmiany obciążenia.
Układ wykonany według załączonego schematu powinien zapewnić zerowe opóźnienie z jitterem w granicach +/-2ns. W wolnej chwili zamierzam zrobić kilkadziesiąt prototypowych płytek zastępujących 74LS08. Jeśli ktoś by chciał się tym pobawić, zapraszam. Koszt gołej płytki nie powinien przekroczyć 3-4zł.